Image150

Image150



Na rysunku 4.102 przedstawiono dwa przykłady rejestrów liniowych zawierających cztery przerzutniki, generujące 15 stanów binarnych (wyjścia A, B, C, D). Nie występuje w nich stan 0000 (stan zabroniony). Układy powinny być wstępnie ustawione np. w stan 1111. Zmodyfikowany układ, generujący 15 stanów— z pominięciem stanu 1111 (stan zabroniony) — przedstawiono na rys. 4.103. Układ powinien być wstępnie wyzerowany.

Przez dekodowanie stanu zabronionego i samoczynne ustawienie wstępne stanu różnego od 0000 unika się dodatkowej operacji ustawiania w rejestrze stanu różnego od stanu zabronionego (rys. 4.104).

Inną metodą wyprowadzania układu ze stanu zabronionego jest modyfikacja funkcji sprzężenia zwrotnego F. Przykładowo, dla układów z rys. 4.102, modyfikację funkcji sprzężania zwrotnego F przedstawiono na rys. 4.105.

Układy generujące ciągi (słowa) pseudolosowe mogą być wykorzystane między innymi do budowy:

—    dzielników częstotliwości,

—    przetworników C/A o działaniu stochastycznym,

—    przetworników A/C,

—    układów testujących,

—    układów przesyłania danych.

Ponieważ układy rejestrów liniowych przyjmują 2" —1 możliwych stanów, więc mogą być wykorzystane jako liczniki. Na rysunku 4.106 przedstawiono diagram stanów dla rejestru liniowego o n = 4 i sprzężeniu F = C © D oraz sposób budowy dzielników częstotliwości o współczynnikach podziału 8, 9, 10, 11, 12, 13, 14, 15. Zasada tworzenia dzielników częstotliwości polega na pomijaniu w każdym cyklu określonej liczby następujących po sobie stanów, zrealizowanym przez wprowadzenie na pierwszy stopień rejestru odpowiedniego sprzężenia zwrotnego.

Przykład dzielnika częstotliwości //10 przedstawiono na rys. 4.107. W układzie występują następujące stany:

A B C D 1111 0 111 0 0 11 0 0 0 1 10 0 0 0 10 0 0 0 10 10 0 1

I    1 0 0 _ przeskok

o~n~<r

10 11

0    10 1 stany pomijane 10 10

1    1__0__1_

II    1 0 -1111

160


Wyszukiwarka

Podobne podstrony:
Image136 Na rysunku 4.82 przedstawiono przykład rozwiązania pamięci typu RAM, zbudowanej z rejestrów
Image125 Na rysunku 4.68 przedstawiono schemat logiczny czterobitowego rejestru przesuwającego, zbud
Image141 Na rysunku 4.88 przedstawiono schemat ideowy pamięci szeregowej, zbudowanej z rejestrów prz
Image145 Na rysunku 4.95 przedstawiono schemat ideowy wykorzystania rejestru 198 jako licznika pierś
Image154 Na rysunku 4.108 przedstawiono diagram stanów dla rejestru liniowego o n = 5 i sprzężeniu F
Image100 Na rysunku 4.22 przedstawiono schemat ideowy bramki I-LUB-NIE realizującej funkcję: F= AB+C
Image159 Na rysunku 4.115 przedstawiono organizację pamięci o pojemności 16 słów czterobitowych. Jeś
IMG 96 23. Na rysunku 1.48 przedstawiono dwa typy tkanki mięśniowej. Rys. 1.48 a) Wypełnij tabelę, w
Image146 Wyjścia Na rysunku 4.98 przedstawiono schemat ideowy układu licznika Johnsona mod. 16 zbudo
Image284 Przykłady rozwiązań dwójkowych sumatorów równoległych Na rysunku 4.324 przedstawiono schema
strona053 4.7. WYMIAROWANIE NAKIEŁKÓW 53 Na rysunku 4.19 przedstawiono przykłady wymiarowania stożkó

więcej podobnych podstron