uklady logiczne 2

uklady logiczne 2



Rys. 2

Bramka NAND zbudowana z dwóch tranzystorów. Wyjście A przechodzi w stan niski, jeśli na wejściach El i E2 jest stan wysoki


Wyszukiwarka

Podobne podstrony:
uklady logiczne 3 ♦5V ♦5VRys. 3 Bramka NOR z dwóch tranzystorów. Punkt A przejdzie w stan niski tylk
uklady logiczne 1 Rys. 1A Realizacja funkcji OR za pomocą dwóch wyłączników i żarówki. Żarówka A zaś
uklady logiczne 9 Rys. 9 Niskie napięcie nasycenia diod Schottkyego zapobiega w bramkach TTL-S i TTL
generat nap niesin008 8 Analogowe Elementy I Układy Elektroniki b) Rys. 10.7. Uniwibrator zbudowany
uklady logiczne 10 o»5V Rys. 10 Wieloemiterowy tranzystor wejściowy w bramce NAND można przedst
uklady logiczne 11 Rys. 11 Schemat obwodu bramki TTL (NAND) z otwartym kolektorem na wyjściu
uklady logiczne 18 Bramko TTl z otwartym kolektorem Bramka CMOS lfco=5V!) =o— Bramka CMOS Bramk
uklady logiczne 8 o*5V Rys. 8 W bramkach z serii 74L zastosowano rezystory o większej rezystanc
Image574 Układ 75450 (rys. 4.762) zawiera dwie bramki I-NIE (NAND) i dwa niezależne tranzystory n-p-
Uklady cyfrowe kolo I2003? Zad. 4. Mając dany schemat elektryczny logiczny (rys. poniżej) wyjaśnij,
Uklady cyfrowe kolo I2003? vcc Gr. B Sterowanie Zad. 4. Mając dany schemat elektryczny logiczny (rys
uklady logiczne 12 Rys. 12 Przerzutnik Schmitta wytwarza sygnał cyfrowy z sygnału analogowego
uklady logiczne 15 Eo-MP I Kanał typu p aJrf -°Q Kanał łypu n felGND.Masa)Rys. 15Obwód inwertera CMO
uklady logiczne 6 00    01    Q2    03 Rys. 6

więcej podobnych podstron