skanuj0025 (84)

skanuj0025 (84)



Wejścia

£9,827

23222l 2°'

Rys. 4.392. Schemat logiczny dekodera matrycowego 10/1024


wej. Przykładem rozwiązania takiego układu jest dwupoziomowy dekoder 10/1024, przetwarzający 10-bitowy naturalny kod dwójkowy na kod 1 z 1024 (rys. 4.392).

Nietypowe zastosowanie dekoderów scalonych

Poniżej przedstawiono tylko niektóre nietypowe zastosowania przedstawionych dekoderów scalonych.



Rys. 4.393. Schemat logiczny układu    Rys. 4.394. Schemat logiczny układu

kontrolującego kod 1 z 4    kontrolującego kod 1 z 8

378


Wyszukiwarka

Podobne podstrony:
skanuj0018 (124) Rys, 4,380. Schematy logiczne dekoderów scalonych a) ’42, b) *43, c) *44 co •<3
Image358 Rys. 4.410. Schematy logiczne dekoderów scalonych c
skanuj0011 (180) co Ol Wejścia Rys. 4.372. Schemat logiczny dwupoziomowego, szeregowego enkodera pri
55071 skanuj0024 (85) Wejścia 25 24 2: V V V 2* 2i 2° V V V Stroii. >— D C B A 41 0123456789TT
Image470 Rys. 4.585. Schemat logiczny rozdzielacza 16-wyjściowego Wyjścia (kod 1 z 64) Wejście >-
skanuj0037 (42) >v J Rys. 4.410 Schemat logiczny transkodera kodu BCD 8421 kod wskaźnika 7-segmen
Image562 fd Wejścia / / Od rt Or Rys. 4.739. Schemat logiczny układu statycznego sterującego wskaźni
wsk2 Rys. &35. Schemat instalacji elektrycznej motocykli M21W2, M21W1 l—itirówka świateł główny

więcej podobnych podstron