Slajd15 (120)

Slajd15 (120)



Magistrale


Bramki TTL i CMOS mają na wyjściu wzmacniacz przeciwsobny (ang. pusch-pull). Wyjście jest utrzymywane w stanie wysokim lub niskim przez włączony albo tranzystor bipolarny albo połowy tranzystor MOS. Niemal wszystkie układy cyfrowe mają tego typu wyjście (tzn. z obciążeniem aktywnym), ponieważ daje ono małą wartość impedancji wyjściowej w obu stanach i większą odporność na zakłócenia niż np. pojedynczy tranzystor z pasywnym obciążeniem rezystancyjnym. W przypadku układów CMOS rozwiązanie to zapew nia również mniejszą moc zasilania. Istnieją jednak sytuacje, w których aktyw ne obciążenie jest niewygodne.

System komputerowy, w którym jest wiele bloków funkcjonalnych musi wymieniać dane. Jednostka centralna, pamięć i różne urządzenia peryferyjne mają wysyłać i odbierać słowa 16-bitowe. Byłoby co najmniej niezręcznie łączyć wszystkie urządzenia między sobą osobnymi.ló-przewodowymi kablami Rozwiązaniem jest tak zwana szyna danych, czyli zespól 16 przewodów dostępnych wszystkim urządzeniom. Rozwiązanie z szyną danych jest podobne do telefonu towarzyskiego: w każdym momencie tylko jedno urządzenie może "mówić” (dostarczać dane), ale wszystkie mogą "słuchać" (odbierać dane). W przypadku stosowania szyny lub kilku szyn morzących magistralę musi istnieć pewna umowa określająca, kto może mówić, z czego wynika pojawienie się takich określeń jak "arbiter magistrali", "sterow nik magistrali" i "szyna sterująca". Szyn nie można sterow ać sygnałami wyjściowymi bramek (lub innych urządzeń) o wyjściach dwustanowych typu push-pull. ponieważ w żaden sposób nie można odłączyć tych wyjść od wspólnych linii danych (zawsze zachodzi wymuszenie jakiegoś stanu: niskiego lub wysokiego każdej linii). Powstaje zapotrzebowanie na bramki, których obwody wyjściowe mogą być "otwierane" (czyli "rozwierane"). Takie układy istnieją i to w dwóch odmianach: jako "układy trójstanowe" oraz "układy z otwartym kolektorem".


Wyszukiwarka

Podobne podstrony:
s N Styk k3 zwiera wejście bramki BI do masy. Na wyjściu bramki 82 występuje stan niski. Układy scal
Image087 tpHL — czas propagacji do stanu 0 na wyjściu; jest to czas mierzony od chwili osiągnięcia p
IMGr17 i ON ILSB zapewran* monotoucznoiri pncrwornka c/t.Napitek na wyjściu jest monotoniczne jeśli
106 107 106    c> uniom 1 na wyjściu. S jest sekwencją o następująoyoh wtaanośoUoh
106 107 106 O tlałem 1 na wyjściu. S jest sekwencją o następująoyoh »)>wit»Uohi po O pojawia się
Slajd12 (120) Znaczniki stanu wewnętrznego C (Cany) - przeniesienie: wartość 1 na tej pozycji oznacz
O Poziom tekstu: średnio trudnyNa warsztacie Ponieważ inwertery kostki 40106 i bramki 4093 mają na
Zajęcia mają na celu nauczenia dyplomanta stawiania tez i pisania pracy magisterskiej, pomocy w opra
uklady logiczne 11 Rys. 11 Schemat obwodu bramki TTL (NAND) z otwartym kolektorem na wyjściu
120 121 Bramki przedstawione w wykazie jako ekspandywne mają wyprowadzenia wejściu umożliwiające doł
14698 Slajd18 (120) Laser na podłożu GaNCBW Unipress PANUnipress" laser stnicture fabi icated o
Rysunek 3.4. Charakterystyka przejściowa bramki TTL LS (Zakreskowane granice tolerancji) Bramki CMOS

więcej podobnych podstron