A8

A8



68 Anatomia PC

68 Anatomia PC

- SERR


AD[63-32]


C/-BE[7—4]


PAR64


-REQ64


(System Error) sygnał oznacza wystąpienie krytycznego błędu innego niż błąd parzystości danych. Ustawienie tego sygnału wywołuje niemaskowalne przerwanie (NMI) i w rezultacie powoduje restart systemu. Urządzenie, które wystawia sygnał -SERR musi również ustawić bil 14 w swoim rejestrze stanu. Wystawienie sygnału ~SERR może być zablokowane przez, wyzerowanie bitu 8 w rejestrze komend urządzeń PCI;

(Data Bus) - sygnały te, będące odpowiednikami sygnałów AD[31-00], są wykorzystywane w 64-bitowej magistrali PCI.

W fazie przekazywania danych umożliwiają przekazanie czterech górnych bajtów 64-bitowej danej. O Sposobie przekazywania danych decydują sygnały C/~BE[7-4], Jeżeli 64-bitowy inicjator próbuje zapisać dane do 32-bitowego urządzenia docelowego, lo sygnały AD[63-32] wystawione dla pierwszej danej są automatycznie przenoszone do linii AD[31—00] jako druga dana; (Byte Enable) sygnały te są wykorzystywane w 64-bitowej magistrali PCI. W fazie przekazywania danych zaw ierają informację o tym, które linie danych są wykorzystywane do transmisji danych (Byte Enable). Ustawienie wartości 0 oznacza, że liniami danych kontrolowanymi przez sygnał C/-BE będzie transmitowany bajt danych, 1 oznacza, że dane na określonych liniach nie mają znaczenia.

Sygnał Byte Enable    Kontrolowane linie danych

C/-BE7    AD[63 56] czwarty bajt drugiego

podwójnego słowa

C/~BE6    AD[55-48] - trzeci bajt drugiego

podwójnego słowa

C/-BE5    AD[47—40] - drugi bajt drugiego

podwójnego słowa

C/~BE4    AD[39-32] - pierwszy bajt drugiego

podwójnego słowa

Jeżeli 64-bitowy inicjator próbuje zapisać dane do 32-bitowego urządzenia docelowego, to sygnały C/-BE[7—4] wystawione dla pierwszej danej są automatycznie przenoszone do linii C/~BE[3— 0], kontrolujących przekazywanie drugiej danej;

(Pat iiy Signal for the upper doubleword) - sygnał kontroli parzystości linii AD[63-32] i C/~BE[7—4]. Sygnał ten jest odpowiednikiem sygnału kontroli parzystości linii AD[3I-00] i C/~BE[3-0] (PAR);

(Request 64-blt Transfer) - sygnał informujący urządzenie docelowe o próbie przeprowadzenia 64-bitowego transferu danych. Sygnał ten jest odpowiednikiem sygnału -FRAME (ma takie same przebiegi czasowe);


Wyszukiwarka

Podobne podstrony:
A8 18 Anatomia PC Procesor wykonany jest w tzw. architekturze superskalamej, co oznacza możliwość j
A8 108 Anatomia PC Intel jako pierwszy upowszechnia SIMD dla potrzeb zwykłego użytkownika. Inne fir
A8 118 Anatomia PC 63    48 4 /    32 31    
A8 138 Anatomia PC 138 Anatomia PC -MF-MW A EN
A8 48 Anatomia PC adresów wejścia-wyjścia rozpoznaje tylko 1024 z nich - są to porty ulokowane w za
A8 78 Anatomia PC bil 5    (66 MHz Capable) - bit jesi ustawiany, gdy urządzenie
A 8 98 Anatomia PC strzcm adresowej portów 1/0. Mimo iż specyfikacja dopuszcza by dowolny procesor m
A8 128 Anatomia PC •    Procesor (jeżeli nie zablokowano obsługi przerwań sprzętowyc
A8 128 Anatomia PC •    Procesor (jeżeli nie zablokowano obsługi przerwań sprzętowyc

więcej podobnych podstron