3784490408

3784490408



134


3. Chojcan, 3. Izydorczyk

♦CIRCUIT

RI. 1 0 U: E 0.02V


Rys. 12. Schemat małoaygnałowy wzmacniacza tranzystorowego i jego opla

dla programu IZTIS

Fig. 12. Smali aignal model of tha translator amplifler and data for

IZTIS program


a U(6,5) a 580(8)

Tinę

Rys. 13. Wrażliwość napięcia wyjściowego wzmacniacza tranzystorowego na zmianę pojemności emitera (v(8)) i pojemności kolektora (v(6,5))

Fig. 13. Output voltaga 'sensitivlty of tha translator ampllfiar with res-pect to emltter capacitanca (v(a)) and collector capacitance (v(6,5))



Wyszukiwarka

Podobne podstrony:
126 3, Chojcan, 3. Izydorczyk HnU. □ w(4,3) Tinę Rys. 3. Wrażliwość napięcia wyjściowego
kscan11 + Rys. 12.3. Schemat podwójnej warstwy elektrycznej na KER powierzchni kroplowej elektrody
płytka2 Rys. 12: Płytka przed wzmacniacza 4573-733-10-1 (laminat 2217-752-1-1) Płytka regulacji barw
skanuj0153 304 304 prąd wejściowy kontakt metalowy Rys. 12. Schemat budowy diody laserowej lencyjnym
P1080446 Rys. 12. Schematyczny przekrój bąka wirówki półzamkniętej; bez uwidocznienia pakietu talerz
IMGc27 (2) Rys. 12. Schemat sprzęgła przeciążeniowego o dużej podatności skrętnej, gdzie: 1 i wejści
kscan11 + Rys. 12.3. Schemat podwójnej warstwy elektrycznej na KER powierzchni kroplowej elektrody
IMGc26 (2) Rys. 12. Schemat sprzęgła przeciążeniowego o dużej podatności skrętnej, gdzie: 1 - wejści
78331 Obraz!1 (4) Moduł stroboskopowy Interface tc-hvs Rys. 12.3. Schemat urządzenia AVL linginc Vid
Obraz3 (105) 28 Rys. 12. Schemat szlifowania promieniowego otworu3.3. Szlifowanie powierzchni płask

więcej podobnych podstron